R8C/M12でのポート入出力設定について

R8C/M12を趣味で使っております。

今回、ポートの入出力で、想定外の動作をしたので、質問させて頂きます。
条件として、
P1-3ポートは、オープンドレインで外部プルアップ
P1-7ポートは、オープンドレインで外部プルアップ
で、それに合わせてレジスタの設定を行っています。

ここで、

bclr 3\,PD1  ;input-dir
bclr 7\,PD1

bclr 3\,P3 ;out-data-set
bclr 7\,P3

bset 3\,PD1 ;output-dir
bset 7\,PD1
bclr 3\,PD1 ;input-dir
bclr 7\,PD1
bset 3\,PD1
bset 7\,PD1
bclr 3\,PD1
bclr 7\,PD1

と記述した時、P1-3の出力ラッチレジスタの内容が1に
変化している様な動作をします。
(この時、P1-3のポートレベルは1です。)
端子レベル強制読み出しビットは0で変更していません。

P1-7など1ビット単体で変更する際に、変更する以外のビットでは出力レジスタの値でなく、入力レジスタの値が反映される様な気がします。

お手数ですが、ご教示ください。
マニュアルの注意記述など指示頂ければ幸いです。
Parents
  • チョコさん

    下記の説明がわかりやすくて助かりました。

    >正しくは,「ポートのビットが入力になっている状態で,同じポートの異なるビットに対する操作(設定)を行うと,入力になっているビットのラッチの値は端子の状態に書き変わります。」です。

    >これは,ポートに対するビット操作命令が専用のハードウェアでの実現ではなく,ポートに対するリード・モディファイ・ライトで処理されるためです。

    btst(読み出し)で変化した気がしたんですが、再度確認した限りでは、ご指摘の通り変化しませんでした。
Reply
  • チョコさん

    下記の説明がわかりやすくて助かりました。

    >正しくは,「ポートのビットが入力になっている状態で,同じポートの異なるビットに対する操作(設定)を行うと,入力になっているビットのラッチの値は端子の状態に書き変わります。」です。

    >これは,ポートに対するビット操作命令が専用のハードウェアでの実現ではなく,ポートに対するリード・モディファイ・ライトで処理されるためです。

    btst(読み出し)で変化した気がしたんですが、再度確認した限りでは、ご指摘の通り変化しませんでした。
Children
No Data