R8C/M12Aのシリアルとポート出力のタイミング

7バイトを外部クロック同期シリアルで出力し、最終ビットの送出終了時にポートから信号(ゲート)を制御したいのです。外部クロック1個以内の時間誤差は許容。

1バイトづつ7回、TIビットを見ながらU0TBに送信データを書き、7バイト目を書いた後に、NOPや空ループで調整して最終ビットのタイミングでポートから出力します。
一旦うまく行ったのですが、5バイト目を書く前に演算処理を入れたら、ポート出力のタイミングが狂ってしまいました。(演算時間は同期クロック2個分程度)

つまり、TIビットで示す、送信バッファ空になるタイミング(シリアル送信開始を基準)が、それ以前の演算などの内部処理の有無から影響を受けるのでしょうか?
シリアル回路は外部クロック動作だから、こんな事は無いと思うのですが。

ご意見や対策、よろしくお願いします。

Parents
  • Kirinさん、有難うございます。

    質問者のTHMです。

    演算(加算のみ・明文的分岐なし)が仮にクロック数変化したとしても、バッファリングが効いて、送信バッファ空に応じて最終バイトを書き込むタイミングは変わらないと思うんです。

    そのタイミングから一定ウェイト後のポートもまた不変のはず。

    でもオシロで変化してるのが見える。

    どうしてだろう?
Reply
  • Kirinさん、有難うございます。

    質問者のTHMです。

    演算(加算のみ・明文的分岐なし)が仮にクロック数変化したとしても、バッファリングが効いて、送信バッファ空に応じて最終バイトを書き込むタイミングは変わらないと思うんです。

    そのタイミングから一定ウェイト後のポートもまた不変のはず。

    でもオシロで変化してるのが見える。

    どうしてだろう?
Children
No Data