RX72M + JLINK + FINE e2studio using GCC SEGGER JLink debugging issues

こんにちは。

私の回路接続図を以下に示します

jlinkを使ってデバッグすると正常にデバッグできなくなります。

1.RX72MはJTAGとFINEをサポートしていますか?

2.私の回路接続図は正しいですか?

構成の設定方法、または関連ドキュメントはありますか

Parents
  • E2LiteもJ-Linkも持っていいてRX72Mもボードを作ったことありますが、E2LiteがあるのでJ-Linkで使ったことないのですが、電気的にはRX Fine Adapter相当のものがあれば繋がります。
    Pinout for FINE Connection

    あとはIDEの設定です。スマートコンフィギュレータを使っていると思いますが、オンチップデバッグ設定を該当するもの。そして、デバッグ構成を開いてDebuggerタブの設定を確認してみてください。食い違っているだけだと思います。

    確認項目は

    1) Debug hardware: Segger JLink(RX)

    2) Connection Settings (オンチップデバッグ設定がFINEで接続タイプがJtagだったりするとデバッグできません)

    3) クロック設定

    などです。

Reply
  • E2LiteもJ-Linkも持っていいてRX72Mもボードを作ったことありますが、E2LiteがあるのでJ-Linkで使ったことないのですが、電気的にはRX Fine Adapter相当のものがあれば繋がります。
    Pinout for FINE Connection

    あとはIDEの設定です。スマートコンフィギュレータを使っていると思いますが、オンチップデバッグ設定を該当するもの。そして、デバッグ構成を開いてDebuggerタブの設定を確認してみてください。食い違っているだけだと思います。

    確認項目は

    1) Debug hardware: Segger JLink(RX)

    2) Connection Settings (オンチップデバッグ設定がFINEで接続タイプがJtagだったりするとデバッグできません)

    3) クロック設定

    などです。

Children
No Data